Видео: Ригельный замок SOCA SL-136B 2024
Тот факт, что NAND ( not- и >) ворота - универсальные ворота в электронике, невероятно полезны, потому что он позволяет вам построить любую логическую схему, просто или сложно, используя только NAND-ворота. Когда вы начнете создавать свои собственные цифровые схемы, вы можете запастись интегральными схемами, которые содержат только NAND-ворота, и будьте уверены, что вы можете построить даже самые сложные схемы с вашим запасом ворот NAND.
-
Вы можете создать НЕ-ворота из логического элемента NAND, просто связав два входа логического элемента NAND вместе. Поскольку два входа логического элемента NAND связаны друг с другом, возможны только две комбинации входов: HIGH или оба LOW. Если оба входа HIGH, NAND-gate выдаст LOW. Если оба входа LOW, NAND-порт выдаст HIGH. Таким образом, схема ведет себя точно так же, как и ворота НЕ.
-
Вы можете создать логический элемент AND с помощью двух NAND-ворот. Первый NAND-ворот делает то, что делают NAND-ворота: возвращает LOW, если оба входа HIGH и возвращают HIGH, если оба входа - что-то еще. Затем второй логический элемент NAND сконфигурирован как НЕТ-ворот, чтобы инвертировать вывод из первого логического элемента И-НЕ. Одним из основных правил ворот NOT является то, что если вы дважды инвертируете сигнал, вы получите тот же сигнал. Если исходный вход HIGH, и вы его инвертируете, сигнал становится низким. Инвертируйте вход снова, и он вернется к HIGH. С учетом этого правила вы должны уметь видеть, как два вентилятора NAND работают вместе, чтобы создать логический элемент AND.
-
Для создания логического элемента ИЛИ вам потребуется три NAND-элемента. Во-первых, вы используете пару NAND-ворот, сконфигурированных как НЕ-ворота для инвертирования двух входов. Затем третий логический элемент NAND производит LOW-выход, если оба исходных входа LOW. Если один из исходных входов HIGH, или если оба из исходных входов HIGH, выход третьего затвора HIGH. NOR:
-
Для создания NOR-ворот требуется четыре NAND-элемента. Эта схема такая же, как схема логического элемента ИЛИ, с добавлением другого НЕ-затвора для инвертирования вывода из третьего логического элемента NAND. Инвертирование выхода изменяет общую функцию схемы от OR до NOR.